Skip to content

Commit

Permalink
ЛР6. Удаление упоминания о инициализации памяти
Browse files Browse the repository at this point in the history
Поскольку память теперь 32-разрядная, этот раздел не актуален.
  • Loading branch information
HepoH3 committed Oct 13, 2023
1 parent e8bc3c8 commit b58325f
Showing 1 changed file with 2 additions and 1 deletion.
3 changes: 2 additions & 1 deletion Labs/06. Datapath/README.md
Original file line number Diff line number Diff line change
Expand Up @@ -75,6 +75,7 @@ endmodule

Реализовать ядро процессора `riscv_core` архитектуры RISC-V по предложенной микроархитектуре. Подключить к нему память инструкций и память данных в модуле `riscv_unit`. Проверить работу процессора с помощью программы, написанной на ассемблере RISC-V по индивидуальному заданию, которое использовалось для написания программы для процессора архитектуры CYBERcobra.

<!--
### Как инициализировать память инструкций новой программой
Поскольку теперь ваш процессор почти полностью соответствует спецификации RISC-V, вы можете пользоваться существующими компиляторами, а значит, теперь для написании программы можно воспользоваться языком ассемблера RISC-V (помните, что пока вы не поддерживаете инструкции `lh`, `lhu`, `lb`, `lbu`, `sh`, `sb`).
Expand All @@ -98,7 +99,7 @@ endmodule
![Пример создания и использования множественных курсоров](../../../technical/Other/Pic/multicursor_edit_example.gif)
</details>

-->
Напишем простую программу, которая использует все типы инструкций для проверки нашего процессора. Сначала напишем программу на ассемблере:

```assembly
Expand Down

0 comments on commit b58325f

Please sign in to comment.