diff --git a/Labs/08. Load-store unit/README.md b/Labs/08. Load-store unit/README.md index 7115dfd4..7d97ba67 100644 --- a/Labs/08. Load-store unit/README.md +++ b/Labs/08. Load-store unit/README.md @@ -229,4 +229,9 @@ _Рисунок 3. Структурная схема модуля `riscv_lsu`_ 2. Опишите в нем модуль `riscv_lsu` с таким же именем и портами, как указано в [задании](#задание). 1. При описании обратите внимание на то, что большая часть модуля является чисто комбинационной. В этом плане реализация модуля будет частично похожа на реализацию декодера. 2. Однако помимо комбинационной части, в модуле будет присутствовать и один регистр. -3. Проверка модуля будет проведена в рамках работы по интеграции модуля **LSU** в процессорную систему. +3. После описания модуля, его необходимо проверить с помощью тестового окружения. + 1. Тестовое окружение находится [здесь](tb_lsu.sv). + 2. Для запуска симуляции воспользуйтесь [`этой инструкцией`](../../Vivado%20Basics/Run%20Simulation.md). + 3. Перед запуском симуляции убедитесь, что в качестве top-level модуля выбран корректный (`tb_lsu`). + 4. Во время симуляции, вы должны прожать "Run All" и убедиться, что в логе есть сообщение о завершении теста! +