diff --git a/.pic/Introduction/How FPGA works/fig_05.drawio.svg b/.pic/Introduction/How FPGA works/fig_05.drawio.svg
index 332f1318..d5b36cbd 100644
--- a/.pic/Introduction/How FPGA works/fig_05.drawio.svg
+++ b/.pic/Introduction/How FPGA works/fig_05.drawio.svg
@@ -1,4 +1,4 @@
-
\ No newline at end of file
+
\ No newline at end of file
diff --git a/.pic/Introduction/How FPGA works/fig_06.drawio.svg b/.pic/Introduction/How FPGA works/fig_06.drawio.svg
index dd2bf647..fd6e3f34 100644
--- a/.pic/Introduction/How FPGA works/fig_06.drawio.svg
+++ b/.pic/Introduction/How FPGA works/fig_06.drawio.svg
@@ -1,4 +1,4 @@
-
\ No newline at end of file
+
\ No newline at end of file
diff --git a/Introduction/How FPGA works.md b/Introduction/How FPGA works.md
index 0987830a..77e27d25 100644
--- a/Introduction/How FPGA works.md
+++ b/Introduction/How FPGA works.md
@@ -93,7 +93,7 @@ _Рисунок 5. МОП-транзисторы P и N типа._
На _рис. 6_ показан способ построения логических вентилей **И-НЕ**, **ИЛИ-НЕ** по **КМОП** технологии. Рассмотрим принцип работы вентиля **И-НЕ**.
-Подача значения `1` на вход **А** или **B** "открывает" соответствующий n-канальный транзистор (обозначен на _рис. 6_ синим цветом), и закрывает соответствующий (комплементарный) p-канальный транзистор (обозначен красным цветом). Подача на оба входа `1` закрывает оба p-канальных транзистора (верхняя часть схемы разомкнута, что для значения на выходе означает что ее будто бы и нет) и открывает оба n-канальных транзистора. В результате чего выход замыкается на "землю" (черный треугольник внизу схемы) что эквивалентно `0` в контексте цифровых значений.
+Подача значения `1` на вход **А** или **B** открывает соответствующий этому входу n-канальный транзистор (обозначены на _рис. 6_ красным цветом), и закрывает дополняющий его (комплементарный ему) p-канальный транзистор (обозначен синим цветом). Подача на оба входа `1` закрывает оба p-канальных транзистора (верхняя часть схемы разомкнута, что для значения на выходе означает что её будто бы и нет) и открывает оба n-канальных транзистора. В результате чего выход замыкается на "землю" (черный треугольник внизу схемы) что эквивалентно `0` в контексте цифровых значений.
В случае, если хотя бы на одном из входов **А** или **B** будет значение `0`, откроется один из параллельно соединенных p-канальных транзисторов (в то время как соединение с "землей" будет разорвано) и выход будет подключен к питанию (две перпендикулярные линии вверху схемы), что эквивалентно `1` в контексте цифровых значений.